laporan akhir 2



 

1. Jurnal[Kembali]

 


2. Alat Dan Bahan[Kembali]

 

1. suplay
Hasil gambar untuk suplay dc 

2. ground


Hasil gambar untuk ground dc simbol

Bahan

1. LogicState



2. gerbang OR

Hasil gambar untuk gerbang and

3. Gerbang NOT

Hasil gambar untuk gerbang not  
sebagai inverter atau pembalik kondisi

 

 

 

 

 4. Gerbang AND

Hasil gambar untuk gerbang and 

 

 

 

 


 

 

 



5. Gerbang XOR


Hasil gambar untuk gerbang xor 

6.  LogicProbe



3. Rangkaian Simulasi[Kembali]

 


4. Prinsip Kerja Rangkaian[Kembali]

Pada rangkaian diatas memiliki memiliki input yang diberi kode A,B,C,D yang dimana meupakan masukan rangkaian dan untuk output rangkain keseluran dapat dibuktikan dengan logicprobe. yang dimana pada gerbang c di berikan gerbang not untuk merubah logika dari dari satu ke logika 0

Gerbang AND

Gerbang AND hanya akan mengeluarkan output berupa logika 1, Ketika pada setiap inputnya memiliki masukan berupa logika 1 pada setiap inputnya

Gerbang OR

Gerbang OR hanya akan mengeluarkan output berupa logika 1, Ketika pada semua inputnya memiliki masukan berupa logika 0 pada setiap inputnya

Gerbang XOR

Gerbang XOR hanya akan berlogika 1 apabila input pada masukanya berjumlah ganjil, atau mengeluarkan Output berlogika 0 ketika pada setiap inputnya memiliki logika yang sama

5. Vidio Rangkaian[Kembali]

 


 

 

6. Analisa[Kembali]

1. Jelaskan bagaimana mendapatkan h1 dan h2

jawab

Cara mendapatakan H1 dan H2 yaitu dengan cara dibuktikan dengan tabel kebenaran dengan melihat alur logiknya, dan bisa juga menggunakan peta Karnaugh dan aljabar Boolean.

Peta Karnaugh dan aljabar Boolean dapat disederhanakan menjadi:


Untuk menentukan H menggunakan rumus:

H = B↓D + AC'D

Dimana inputan awal B dan D melewati gerbang logika XOR sedangkan input dari A, C', dan D melewati gerbang logika AND  kemudian output dari BD dan AC'D akan melewati gerbang logika OR untuk menentukan output dari rangkaian.

Berdasarkan hasil percobaan yang telah didapatkan, H pada percobaan yang telah dilakukan menggunakan teori gerbang logika XOR, AND dan OR.

Contohnya pada data tabel no 1:

inputnya A=1 ; B=1 ; C=1 ; D=1 sehingga didapatkan:

H1 = B↓D + AC'D

    = 11 + 101                   ===> C' inputnya terbalik

    = 1     +   1                     ===> Menggunakan gerbang XOR dan AND

    = 1                                 ===> Menggunakan gerbang OR

H2 = B↓D + AB'C

    = 11 + 101                   ===> C' inputnya terbalik

    = 1     +   1                     ===> Menggunakan gerbang XOR dan AND

    = 1                                 ===> Menggunakan gerbang OR

H1 = H2 = Hpers = 1

sehingga didapatkan H=1 sesuai dengan teori gerbang logika, dan pada hasil praktikum juga didapatkan H1=1 dan H2=1. begitu juga dengan data-data input lainnya. 

 

2. Apa pengaruh input dan output dari gabungan gerbang logika (alur logika)

jawab

 Apabila pada input gerbang XOR Berlogika 0 pada kedua input maka akan mengeluarkan output logika 0, sehingga masukan pada salah satu gerbang logika OR akan berlogika 0, apabila pada semua masukan gerbang and berlogika 0 maka akan akan menghasilkan output logika 0, sehingga semua masukan gerbang or berlogika 0 sehingga output dari gerbang OR tersebut juga berlogika 0 yang akan dibuktikan dengan logicprobe.

Apabila pada input gerbang XOR Berlogika 1 pada kedua input maka akan mengeluarkan output logika 0, sehingga masukan pada salah satu gerbang logika OR akan berlogika 0, apabila pada semua masukan gerbang and berlogika 1 maka akan akan menghasilkan output logika 1, sehingga semua masukan gerbang or berlogika 1 sehingga output dari gerbang OR tersebut juga berlogika 1 yang akan dibuktikan dengan logicprobe.

Apabila pada input gerbang XOR Berlogika 0 dan 1 pada input maka akan mengeluarkan output logika 1, sehingga masukan pada salah satu gerbang logika OR akan berlogika 1, apabila pada masukan gerbang and berlogika variasi 0 dan 1 maka akan akan menghasilkan output logika 0, sehingga semua masukan gerbang or berlogika 0 sehingga output dari gerbang OR tersebut  berlogika 1 yang akan dibuktikan dengan logicprobe.

7. Link Download[Kembali]

 Rangkaian

Vidio Simulasi 

html 

Tidak ada komentar:

Posting Komentar